Interoperable Process Design Kit a jeho automatizované generování
Zobrazit celý záznam
Není dostupný náhled
Název:
|
Interoperable Process Design Kit a jeho automatizované generování |
Autor: |
Fusek, Jakub
|
Vedoucí: |
Vala, Radek
|
Abstrakt:
|
Tato práce se zabývá analýzou možností využití jazyka Python a Interoperable Process Design Kits (iPDK) pro návrh integrovaných obvodů. Práce vychází z implementace PCell v jazyce SKILL a AMPLE v návrhových systémech Cadence Design Systems a Mentor Graphics. Původní implementace je v této práci nahrazena programovacím jazykem Python a API knihovnou od firmy Synopsys. Oproti přístupu založenému na jazycích SKILL/AMPLE tak odpadá nutnost udržovat dva nezávislé kódy pro různá návrhová prostředí a dochází k výrazné úspoře času při implementaci nových součástek. Součástí práce je implementace vybraných součástek, ověření jejich správné funkčnosti a porovnání s původní implementací. Výsledkem této práce je ověření, že Python PCelly a platforma iPDK přináší nejen efektivnější vývoj samotných součástek, ale také zrychlení vlastního návrhu integrovaných obvodů. |
URI:
|
http://hdl.handle.net/10563/33999
|
Datum:
|
2015-01-12 |
Dostupnost:
|
Bez omezení |
Ústav:
|
Ústav počítačových a komunikačních systémů |
Studijní obor:
|
Počítačové a komunikační systémy |
Klasifikace závěřečné práce a její obhajoby:
|
A
39943
|
Citace závěřečné práce
Soubory tohoto záznamu
Tento záznam se objevuje v následujících kolekcích
Zobrazit celý záznam
Prohledat DSpace
Procházet
-
Vše v DSpace
-
Tato kolekce
Můj účet